你好!欢迎来到深圳市品慧电子有限公司!
语言
当前位置:品慧电子 >> 搜索 >> 与“ESD”相关的内容

[电路保护]ESD必知!产品设计和制造中的防静电措施

ESD问题是一个系统工程,在设计时可从几个方面着手。一是要保证电脑本身不会因产生强 静电感应而自我毁灭,如增加屏蔽和隔离措施、通过增大PCB接地面积改善电荷泄漏通路等;二是要选择ESD特性好的芯片,不同厂家的同一种芯片性能也会有 所不同,在芯片说明中一般都有提到;三是增设保护电路,抵御外来的静电。 最好的技术应该是既能满足使用要求,又能做到成本最低。电脑在 保修期内损坏,厂商通常要为用户免费维修或进行更换。如果产品故障率高居不下,不仅会增加维修成本、减少利润,甚至要召回失败产品而影响制造商声誉。面对 越来越脆

[电路保护]不再纠结:选择高效ESD保护器件的诀窍

随着更新的集成电路(IC)技术采用更小的几何尺寸和更低的工作电压,不断更新换代的便携产品对静电放电(ESD)电压损害越来越敏感。有鉴于此,手机、MP3播放器和数码相机等便携产品的设计人员必须评估各种可供选择的ESD保护解决方案,确保他们所选择的解决方案能满足当今IC不断变化的需求。本文将探讨选择有效ESD保护解决方案的关键步骤。ESD波形以系统级的方法来定义典型的ESD事件所采用的最常见的波形,是以其亚纳秒上升时间和高电流电平(参见图1)为显著特征的IEC61000-4-2波形。这 种波形的规范要求采用四级ESD量级。大部分设计工程师都要求

[电路保护]如何透过TLP量测看选择电子元器件ESD防护TVS

就如今电子市场来看,消费类电子很多产品也都必需经过IEC61000-4-2的静电放电测试要求。TVS是一项专门设计用于吸收ESD能量并且维护零碎免于蒙受ESD损害的维护组件,因而如何选择适当的TVS以改进电子产品的ESD耐受度便成为一个重要的课题。如何量测到TVS在ESD冲击下的ClampingVoltage呢?传输线脉冲发生零碎,便是一无效地量测工具。TLPSystem最早是由英特尔的T.J.Maloney所提出来,架构所示,其次要功用为停止待测组件在短工夫、高电流状况下之电压-电流特性量测。此短工夫系指奈秒(ns)等级,高电流系指安培(A)等级。而在此短工夫、高电流状

[电路保护]什么是ESD保护?

ESD是Electro-Static discharge的缩写,即“静电释放”。本文介绍以下内容:ESD的产生的三种形式;什么是静电;静电的产生原因;什么是ESD(静电放电);ESD对电子设备的影响……ESD是代表英文ElectroStatic Discharge即"静电放电"的意思。ESD是本世纪中期以来形成的以研究静电的产生与衰减、静电放电模型、静电放电效应如电流热(火花)效应(如静电引起的着火与爆炸)及和电磁效应(如电磁干扰)等的学科。近年来随着科学技术的飞速发展、微电子技术的广泛应用及电磁环境越来越复杂,对静电放电的电磁场效应如电磁干扰(EMI)

[电路保护]怎样避免PC硬盘工作时的ESD静电侵扰

无论你是组装自己的电脑,加装内存,又或者升级其他硬件,你都会把机箱打开,触摸到敏感的电子元件。当你真要这样做的时候,就应该小心ESD静电,因为这样会损害到你的电脑。那么怎样保护你的PC硬盘在工作时,不被ESD静电侵扰呢?不过你也不用太在意静电问题,或者极端的去买个防静电垫。你需要的仅仅只是几个基本的预防措施。ESD静电是如何损害你的PC的如果你曾和静电有过接触,例如在地毯上摩擦气球然后把它粘在墙上,那么你就经历了一次ESD静电反应。静电是从2个物体之间的电荷差异产生的。举个例子,如果你穿着袜子在地毯上摩擦,你的脚

[电路保护]案例解析:ESD问题只与设计有关吗?

一位工程师遇见一个这样的奇怪现象,某种型号的台式电脑在升级Intel新的Cedar Mill和 Presler CPU后,在EMC实验室做认证测试时发生ESD测试死机现象,但老款的Prescott CPU测试时却没有发现任何问题。这到底是什么问题呢?请看下文详解。本人在戴尔工作期间,曾经遇到过这样一个奇怪的现象:某种型号的台式电脑在升级Intel新的Cedar Mill和 Presler CPU后,在EMC实验室做认证测试时发生ESD测试死机现象,但老款的Prescott CPU测试时却没有发现任何问题。但是,当我在戴尔内部实验室对此款机型测试时,无论用哪种CPU,而且无论如何测试,ESD都

[电路保护]经验分享:一位工程师基于ESD的技术总结

本文分享的是一位从事手机硬件工作两年的电子工程师基于ESD的一些经验,虽然验丰富不多,但在不断地重复工作中也有些自己的总结,希望与大家分享一下。供大家参考!本人是做手机硬件的,实际上是打杂的。日常的工作都是一些比较琐碎杂乱的事情,比如焊接、测试、校准、维修、打静电等等。工作差不多两年了,虽然经验丰富不多,但在不断地重复工作中也有些自己的总结,希望与大家分享一下。因为我们做的是国内的客户,客户入网的比较多。所以对静电的要求比较高。而不入网的客户的机子的外壳也大多是锌合金的,ESD问题也让人头痛。这里主要

[电路保护]如何做好有效的ESD静电控制?

ESD静电控制在很多地方都涉及到,那么如何如何做好有效的ESD静电控制呢?其实万变不离其宗虽然技术、工艺和材料在不同的时期有不同的变化,但是有效的静电控制程序的设计与实施仍然是基于以下五个概念。虽然技术、工艺和材料在不同的时期有不同的变化,但是有效的静电控制程序的设计与实施仍然是基于以下五个概念:1、把静电保护设计到元件和产品内设计你的元件、产品和装配,使其更合理的避免静电放电(ESD)的作用。可能的话,使用对静电不敏感的元件,或者对你使用的那些静电放电敏感的(ESDS,ESD-sensitive)元件提供适当的输入保护。这里

[EMI/EMC]不可不知的PCB设计ESD抑止准则

PCB布线是ESD防护的一个关键要素,合理的PCB设计可以减少故障检查及返工所带来的不必要成本。在PCB设计中,由于采用了瞬态电压抑止器(TVS)二极管来抑止因ESD放电产生的直接电荷注入,因此PCB设计中更重要的是克服放电电流产生的电磁干扰(EMI)电磁场效应。本文将提供可以优化ESD防护的PCB设计准则。电路环路的设计电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。图1,常见的电路环路最常见的环路如

[电路保护]ESD 电路保护必读:设计方法与元器件参数选型

由于 IC 工艺技术节点变得越来越小,它也越来越容易受到 ESD 损坏的影响,不管是在制造过程还是在终端用户使用环境下。器件级 ESD 保护并不足以在系统层面为 IC 提供保护。我们应在系统级设计中使用独立 TVS。在选择某个 TVS 时,设计人员应注意一些重要参数,例如:VBR、RDYN、VCL 和电容等。随着技术的发展,移动电子设备已成为我们生活和文化的重要组成部分。平板电脑和智能手机触摸技术的应用,让我们能够与这些设备进行更多的互动。它构成了一个完整的静电放电 (ESD) 危险环境,即人体皮肤对设备产生的静电放电。例如,在使用消费类电

[电路保护]一款高效解决数码产品ESD问题的电路设计

随着电子设备使用的日益广泛,ESD 设计是每一个结构设计工程师和电子设计工程师需要重点关心的问题。本文将讲到一个数码产品ESD问题的电路设计:将一个原本±2kV 放电就会死机的产品加以保护和改进,在±8kV 的静电放电情况下依然可以稳定工作,起到了很好的静电防护效果。看看是如何做到的?在壳体和PCB的设计中,对ESD问题加以注意之后,ESD还会不可避免地进入到产品的内部电路中,尤其是以下一些端口:USB接口、HDMI接口、IEEE1394接口、天线接口、VGA接口、DVI接口、按键电路、SIM卡、耳机及其他各类数据传输接口,这些端口很可能将人

[电路保护]深度剖析:TVS与压敏电阻的那点“不同”

品慧电子讯ESD保护元件的作用是转移来自敏感元件的ESD应力,使电流流过保护元件而非敏感元件,同时维持敏感元件上的低电压。作为ESD保护元件中的代表:瞬态电压抑制器(TVS)、压敏电阻,相信大家都不陌生,但是对于二者深层次的不同,可能知道的人不多吧。本文将一位专家关于TVS与压敏电阻的深度剖析,展现给大家,希望能帮到你们。ESD保护元件的作用是转移来自敏感元件的ESD应力,使电流流过保护元件而非敏感元件,同时维持敏感元件上的低电压;ESD保护元件还应具有低泄漏和低电容特性,不会降低电路功能;不会对高速信号造成损害,在多重

[电路保护]牛人分享:EOS与ESD的经验之谈

品慧电子讯什么是EOS?EOS为Electrical Over Stress的缩写,指所有的过度电性应力。当外界电流或电压超过器件的最大规范条件时,器件性能会减弱甚至损坏。1、什么是EOS? EOS为Electrical Over Stress的缩写,指所有的过度电性应力。当外界电流或电压超过器件的最大规范条件时,器件性能会减弱甚至损坏。EOS通常产生于: 1.电源(AC/DC) 干扰、电源杂讯和过电压。 2.由于测试程序切换(热切换)导致的瞬变电流/峰值/低频干扰。其过程持续时间可能是几微秒到几秒(也可能是几纳秒),很短的EOS 脉冲导致的损坏与ESD损坏相似。 3.闪电。 4.测

[电路保护]ESD测试—EMC工程师“甜蜜”的负担!Why?

品慧电子讯ESD试验是EMC测试标准的一项基本测试项目,如果对于产品的前期设计考虑不周全,再加上经验不够的话,往往会让人焦头烂额。一般中小型企业,如果没有专门的EMC工程师,往往这项工作就必须由硬件工程师来承担。对于整机来说,ESD抗扰能力不仅仅来自芯片的ESD耐压,PCB的布局布线,甚至与工艺结构也有密切关系。可见ESD测试其实不归硬件工程师管,归EMC工程师管!ESD试验是EMC测试标准的一项基本测试项目,如果对于产品的前期设计考虑不周全,再加上经验不够的话,往往会让人焦头烂额。一般中小型企业,如果没有专门的EMC工程师,往

[电路保护]晶焱聚焦安防影音监控产品存在的ESD、浪涌问题

品慧电子讯在2014安防电子技术研讨会暨第十七届电路保护与电磁兼容技术研讨会上,晶焱科技股份有限公司(Amazing)展示了其特别针对安防电子产品的电路保护解决方案,帮助安防领域的设计工程师掌握最新的元器件技术、电路保护和电磁兼容技术解决方案,提高设计效率,打造高质量高可靠性的安防产品。先给大家瞧瞧这次研讨会中晶焱科技的资深经理林明芳的现场照片。在这里研讨会中林总强调:静电设计的时候,为什么一开始和产品有关,一开始和壳子有关,一开始和你的设计概念有关,这些都是影响ESD的设计的关键因素,ESD不是买个元件回来放上

[电路保护]如何做好ESD防护:ESD是如何产生的及对系统的影响

静电是一种客观存在的自然现象,产生的方式多种,如接触、摩擦、电器间感应等。而我们在做EMC检测时候,经常会出现有关ESD的相关问题。今天小编就给大家详细的说一说ESD是如何产生又该如何做好防护。简单实用,一步到位!一、ESD是如何产生的不同的物质,对外层电子的控制能力不同。当两种物体相互摩擦,对电子控制能力强的物体就会从对电子控制能力弱的物体上吸附更多的电子,从而使这两个物体都带上电荷,吸附到电子的带上了负电荷,失去电子的带上了正电荷。当带电物体和另一个物体接近或者直接接触时,若这两个物体的电荷不平衡,电荷

[电路保护]探讨:所有的ESD保护二极管都有相同的保护效果吗?

手机、数码相机、MP3播放器和PDA等手持设备的设计工程师,正不断地面临着在降低整个系统成本的同时、又要以更小的体积提供更多功能的挑战。集成电路设计工程师通过在减少硅片空间大小的同时提高设备的速度和性能,以此来推动这一趋势。为了使功能和芯片体积得到优化,IC设计工程师要不断地在他们的设计中使功能尺寸最小化。然而,要付出什么代价呢?IC功能尺寸的减少使得器件更易受到ESD电压的损害。这种趋势对终端产品的可靠性会产生不利的影响,并且会增加故障的可能性。因此,手持设备的设计工程师就要面对找到一种具有成本效益的ESD解

[电路保护]为什么USB 3.0需要更强大的电路保护?

USB 3.0的开发方向,就是更高的传输率、提高最大总线功率和设备电流、提供全新的电源管理功能以及向下兼容 USB2.0。除了过流保护,USB 3.0对过压和ESD保护的要求也更高。日前,泰科电子最新推出的一款保护器件以及有关USB 3.0在过流、过压和ESD保护方面面临的问题。新器件femtoSMDC016F是0603尺寸的PolySwitch器件,其占板面积不到上一代器件的一半,并且有助于保护敏感电子电路免受过流及过温事故的损坏。该器件具有快速动作时间和可复位功能。femtoSMDC016F器件比其他的表面贴装器件占板面积都要小,测量尺寸仅为1.6mm x 0.8mm x 0.5mm,

[电路保护]新型时钟开关保护器件,让PCIe免受ESD损伤

品慧电子讯保护敏感高速数据线路免受静电放电(ESD)损伤是PCIe应用的重要考虑因素。安森美半导体推出新的时钟及数据、开关及保护器件,支持PCI Express应用,新的扇出缓冲器、差分开关及穿越型封装ESD保护器件彰显安森美半导体用于服务器、网络及ATE应用的PCIe 3.0技术。应用于高能效电子产品的首要高性能硅方案供应商安森美半导体推出一系列新元器件,大幅增强公司用于路由器、服务器、网络设备及自动测试设备(ATE)等通信系统之外围元件高速互连PCI Express(简称PCIe)应用的产品阵容。新器件包括NB3N1XXK系列差分时钟及数据扇出缓冲器、NCN

[电路保护]为USB 3.0提供ESD保护二极管

品慧电子讯东芝推出紧凑型静电放电保护二极管,为USB 3.0和其他接口提供ESD保护。新产品可实现多个二极管,同时还可保持低电感流通式布局的信号品质,计划于12月底开始量产。东芝公司(Toshiba Corporation)已经将多位(2位和4位)流通式静电放电(ESD)二极管产品添加到其低电容、低钳压的超高速(Extreme High Speed)系列中。新产品DF6D7M1N(2位)和DF10G7M1N(4位)可实现多个二极管,同时还可保持低电感流通式布局的信号品质。相关样品现已推出,并计划于12月底开始量产。应用为USB 3.0和其他接口提供ESD保护主要特性1.多位流通式2.低钳压:符